Zprávy

Domácí polovodičová IPS uvedená v bodě otáčení, analýza výhod a příležitostí technologie Singdong

Vzhledem k tomu, že počítače se pohybují směrem k mobilním telefonu, integrovaná technologie obvodů pokračuje v modernizaci, zvyšuje se zvyšuje složitost čipu a prostředky na výzkum a vývoj a náklady na výzkum a vývoji se nadále zvyšují, vyzve k nepřetržitému zdokonalení divize práce s polovodičovým průmyslem a IP průmyslu se objevil Časy vyžadují.

IP odkazuje na tyto konstrukční moduly, které byly ověřeny, opakovaně použitelné, mají určité deterministické funkce a nezávislá práva duševního vlastnictví v integrovaném návrhu obvodu a mohou být transplantovány na různé polovodičové procesy. Čipové společnosti mohou zakoupit takovou IP k dosažení konkrétní funkce. Tento vývojový model podobný "stavebním blokům" velmi zkracuje vývojový cyklus čipu, šetří náklady na design a zlepšuje výkon a spolehlivost čipu při snižování obtížnosti designu čipu. Sex.

Z pohledu globálního trhu IP, IBS předpovídá, že globální polovodičový IP trh se zvýší od 4,6 miliardy USD v roce 2018 na 10,1 miliardy dolarů v roce 2027, s mírou růstu 120% a průměrný roční míra růstu sloučeniny 9,13%. Na druhé straně, Čína se stala největším světovým polovodičovým spotřebitelským trhem a růst poptávky je i nadále silný. Tváří v tvář obrovské poptávce je současná dodávka domácích integrovaných obvodů vážně nedostatečná. Podle Ye Shengji, hlavní inženýr a náměstek generálního tajemníka Číny asociace automobilů výrobců automobilů, je míra soběstačnosti domácích polovodičů v roce 2020 nižší než 15% a stupeň závislosti na dovozu je stále vysoký.

Proto pod dvojími faktory tržního prostoru a vývoje je poptávka po lokalizaci IP naléhavá.

V této souvislosti se v této souvislosti "2021 domácí IP a vlastní čip ekologická konference" s tématem "spolupracovat na vytvoření jádrové ekologické a win-win" se konalo v Šanghaji 6. července 6. Tato konference je hostována vedoucím čínským podnikem Konec IP a přizpůsobení čipů, technologie singdong. Jedná se o první průmyslu ekologická konference v Číně, která se zaměřuje na polovodičovou IP technologii a produktovou spolupráci.
Konference spojila tisíce průmyslu odborníků a obchodních zástupců, kteří diskutovat a sdílejí odkazy proti proudu a po proudu od IP, EDA, projektové služby, slévárny, balení a testování, kompletní stroje, cloud computing atd., Pro prozkoumání nových cest pro vývoj IP průmyslu. .

Výhody a příležitosti technologie Xindong

Během akce, AO Hai, prezident Technology Singdong Co., sro, sro, sro, sdílení tématu "od designu k hromadné výrobě, domácí jednorázové IP a přizpůsobené služby posílit špičkovou žipovou lokalizaci", demonstrovat klíčovou technologii IP Singdong Cílení zámořských obrů a překonat určité vysoce výkonné IPS. Úplná sada vysokorychlostních IP jader a schopností přizpůsobení ASIC pokrývá celosvětové závažné továrny pro celou dobu světa přes 15 let tvrdé práce a pokrývající továrny pro celosvětové generace na světě, ukázaly inovativní úspěchy domácí nezávislých klíčových technologií. A posílení posílení.

Pro košilku, s nepřetržitým vývojem integrované technologie obvodu, se stále zvyšuje složitost designu čipu. IP s různými funkcemi (například CPU, paměť, analogové rozhraní atd.) Lze flexibilně vybrané pro různé procesy pro výrobu, takže výpočetní výkon může být flexibilně vyvážené a náklady, aby se dosáhlo optimální koordinace funkčních modulů, aniž by byl omezen Fab procesu. Současně je Chioltet nová technologie, která může zlepšit ekonomiku a opakovaně použitelnost IP modulů a jeho vývoj rozšířil flexibilitu podnikání a rozvojový prostor pro dodavatele IP.

Podle údajů OMDIA byla globální velikost trhu s Chiravet v roce 2018 645 milionů USD. Odhaduje se, že velikost trhu dosáhne 5,8 miliardy dolarů v roce 2024, přičemž průměrná roční míra růstu sloučeniny 44% a očekává se, že se postupně expanduje na celý polovodičový trh. Chiolip přináší novou představivost k IP průmyslu

Na summitu, Gao Zhuan, ředitel technologie vysokorychlostního paralelního portu jednotného technologie, sdílel také příslušný obsah "vysoce výkonné technologie DDR série IP plnou analýzu", představila vývoj DQ ze 4Gbps na 24Gbps a prokázal pouze nejvyšší úroveň GDDR6 / 6x IP na světě. Technologie a jediná domácí technologie HBM2E / 3 a DDR5 / LPDDR5. Současně, Chen Liankang, ředitel sériové technologie jednotlivých technologií přinesl také sérii důkladných interpretací 32/56 / 112G multi-standardní protokol Serdes Solutions a sdílel mezinárodní špičkovou USB, server PCIE5 / 4, SATA, Rapidio, HDMI vysoce rozdíťová přenosová technologie a mnoho dalších tuzemských vedoucích technologií.

Není těžké analyzovat. S současným průmyslovým změnami a trendy, současný spotřební elektronický průmysl reprezentovaný smartphony postupně dosáhl svého vrcholu. Nový růstový hybnost prodeje IP se posouvá na data-centrické aplikace a objevily se protokoly s vyšší rychlostí. Market rozhraní IP se rychle vyvinul.

Podle údajů o ipnestu se očekává, že trh Interface IP bude v příštích pěti letech udržovat poměrně vysoký tempo růstu, čímž dosáhl 1,8 miliardy amerických dolarů do roku 2025. Zpráva také poukázala na to, že růstový hybnost rozhraní IP pochází především z poptávky po Data-centrické aplikace, hyperscalar, datová centra, skladování, kabelové a bezdrátové sítě, a vznikající umělé inteligence. Všechny tyto aplikace vyžadují vyšší a vyšší šířkové pásma pro splnění potřeb výměny dat, čímž se podpora růstu protokolů rozhraní, jako je PCIE, Ethernet, Serdes a Memory Controller IP.

Jak budovat IP ekologii a jedinečnou konkurenceschopnost

Jak zajistit rychlou integraci různých IP a rychlé masové výroby výrobků na trhu je společným bodem bolesti pro mnoho společností čipů. Proto je konkurence IP není jen konkurencí technologií, ale také soutěžem spolehlivosti a diferencovaných služeb. Proto pro čipové společnosti, výběru dodavatelů IP s bohatou procesní zkušeností, v blízkosti potřeb zákazníka, silných možností přizpůsobení, flexibilních obchodních modelů a snižování rizik se staly klíčovým článkem při dosahování konkurenčních výhod pro diferenciaci čipu. To je přesně výhoda místních výrobců IP pro předjíždění v rozích.

Vezměte si jedinečný jednorázový IP a čip Přizpůsobení technologie Core Motion Technology jako příklad, pokrývající 6 hlavních slévacích z 0,18 mikronů na 5 nanometrových procesních uzlů, optimalizace PPA lze provádět podle scénářů aplikace zákazníka a může být rychlá integrace na klíč Dosažené v jednom kroku je možné pro domácí čipy dosáhnout vysoké spolehlivosti, vysoké náklady, nízké náklady na bom a bezpečnost informací.

Zatímco splňují mezinárodní obecné standardy, Core Technology IP může také optimalizovat oblast, spotřebu energie a další PPA podle aplikačních scénářů zákazníka a dokončit na klíč a rychlé integraci v jednom kroku, aby úspěšně doprovodil zákaznické produkty v průběhu procesu a dosáhnout diferencovaného Konkurenční výhoda v čipech.

Na druhé straně konkurenceschopnost IP podniku, kromě jedinečnosti každé technologie a služby, v konečném důsledku závisí na schopnosti vytvořit ekosystém. Důvodem, proč je paže schopna stát se základním faktorem krále v mobilní éře je, že kromě jádra IP, jako je CPU a architektura GPU, také spočívá v založení integrovaného ekosystému IP-Chip-aplikací s partnery , tedy tvoří vysoké bariéry.

IP vyžaduje dlouhodobou akumulaci technologií a průběžné investice na výzkum a vývoj. Testuje také obchodní strategii a schopnosti podniků. Semiconductor IP sdílení mé země je poměrně nízký. Kromě technické jedinečnosti každé IP společnosti, tím důležitější je, zda může vytvořit ekologickou schopnost a vytvořit proti proudu a navazujícím ekosystému.

To je také cíl a hodnota této konference. Na akci byly zřízeny více než tucet výstavních a vyjednávacích oblastí. Mnoho hostů podniklo skutečné potřeby a prováděl jednorázová spolupráce jednorázová spolupráce s vystavovateli na IP, designové služby, slévárenské a balení a testovací služby, které přispěly k upstream a následné spolupráci. Sdělení mezi průmyslovými zdroji a podpora obchodní spolupráce.

Současně, s vývojem pokročilých výrobních procesů, snížení šířky čáry značně zvýšil počet tranzistorů v čipu a design se stal stále složitějším. Integrovaný design obvodu vstoupil do SOC Éry a počet IPS, které mohou být integrovány do jediného čipu, se výrazně zvýšil. Podle zprávy IBS, přičemž příkladový uzel procesu 28nm, je počet integrovaných IPS v jediném čipu 87. Když proces procesu se vyvíjí na 5 nm, počet IPS, který může být integrován přesahuje 200. Zvýšení Počet IP, který lze integrovat na jednom čipu, poskytuje nový prostor pro více IP, který má být znovu použit v SOC. Aby bylo možné urychlit čas na trh, opětovné použití IP, softwaru a hardware co-designu a ultra-hluboký submorkron / nano-úroveň design jsou používány jako technologie, které podporují SOC se stal hlavním směrem dnešního VLSI. V současné době většina SOCS na světě je navržena na základě různých různých kombinací IP. IP je nepostradatelným prvkem v návrhu a vývoj integrovaných obvodů, který podporoval další vývoj polovodičové IP m